圣源电子制作

 找回密码
 立即注册
查看: 6010|回复: 0
打印 上一主题 下一主题

TTL或CMOS集电极开路输出(OC)的功耗-计算公式

[复制链接]
跳转到指定楼层
楼主
发表于 2011-10-15 15:48:23 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

用来计算TTL集电极开路输出电路静态功耗的公式如下:
其中:VT=上拉电阻的有效端接电压
      R=端接电阻的有效值
      VHI=高电平输出(通常等于VT)
      VLO=低电平输出
      VEE=输出晶体管的射极(或源极)的电源电压
      P静态=输出驱动器的功耗
BTL系列的收发器使用集电极开路驱动器,上拉电阻与+2.0V相连。逻辑工作电平为+2.0V和+1.0V。BTL驱动电路包含一个肖特基二极管(见图2.11中的D1),与它的输出引脚串联。当Q1截止时此二极管反向偏置,形成一个非常低的输出电容,典型值为6.5PF。低输出电容是BTL技术的主要优势。
在三态时,推拉输出电路总是用一个反向偏置的基极-发射极PN结与线路相连。PN结的结电容必须足够大,以便能提供大的输出驱动电流,它远远大于一般的输入电容。与之相反,BTL驱动电路在转为OFF状态时的电容非常小。

回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

QQ|手机版|联系我们|闽公网安备 35012102000020号|闽ICP备11020110号-1|圣源电子

GMT+8, 2024-11-27 11:59 , Processed in 0.043695 second(s), 16 queries .

Powered by Discuz! X3.4

© 2001-2017 Comsenz Inc.

快速回复 返回顶部 返回列表